14. 8bit Timer/Counter0 with PWM and Asynchronous operation
TIMSK 레지스터
Bit 1 – OCIE0: Timer/Counter0 Output Compare Match Interrupt Enable
- 비교해서 일치하면 인터럽트 발생.
Bit 0 – TOIE0: Timer/Counter0 Overflow Interrupt Enable
- 255를 넘어서면 인터럽트 발생.
'ATMega128' 카테고리의 다른 글
20140516 - 초음파 센서 타이밍도(mode1)에 따른 소스구현 (0) | 2014.05.16 |
---|---|
20140513 - Timer Count 수정중 (0) | 2014.05.13 |
20140512 - LCD에 대한 의존성, ADC에 인터럽트 활성화, USART에 인터럽트 활성화 (0) | 2014.05.12 |
20140509 - 인터럽트 EICRA, EICRB 설명, 인터럽트 EIMSK - External Interrupt Mask Register 설명 (0) | 2014.05.09 |
20140508 - ATMega128A(Interrupt) 수정중 (1) | 2014.05.08 |